Speċifikazzjoni
T5L0 AŻIKU | T5L0 ASIC huwa ASIC ta 'enerġija baxxa, kost-effettiv, GUI u applikazzjoni integrata ħafna b'ċippa waħda dual-core ASIC iddisinjat minn DWIN Technology għal LCD ta' daqs żgħir u prodott bil-massa fl-2020. |
Kulur | 262K kuluri | ||
Tip LCD | IPS, TFT LCD | ||
Angolu tal-Wiri | Anġlu wiesa 'tal-vista, valur tipiku ta' 85°/85°/85°/85° (L/R/U/D) | ||
Żona tal-Wiri (AA) | 39.18mm (W) × 94.03mm (H) | ||
Riżoluzzjoni | 400 * 960 | ||
Dawl ta' wara | LED | ||
Luminożità | DMG40960F040_01WTC:250nit DMG40960F040_01WTCZ01:250nit DMG40960F040_01WTR:200nit DMG40960F040_01WN:300nit |
Vultaġġ tal-Enerġija | 3.6 ~ 5.5V | ||
Operazzjoni Kurrenti | 200mA VCC = 5V, backlight max | ||
90mA VCC = 5V, backlight mitfi |
Temperatura tax-Xogħol | -10 ℃ ~ 60 ℃ | ||
Temperatura tal-Ħażna | -20 ℃ ~ 70 ℃ | ||
Umdità tax-Xogħol | 10% ~ 90% RH, valur tipiku ta '60% RH |
Interface tal-utent | 50Pin_0.5mm FPC | ||
Baudrate | 3150 ~ 3225600bps | ||
Vultaġġ tal-Output | Output 1;3.0~3.3 V | ||
Output 0;0 ~ 0.3 V | |||
Vultaġġ tad-Dħul (RXD) | Input 1;3.3V | ||
Input 0;0 ~ 0.5V | |||
Interface | UART2: TTL; UART4: TTL; (Disponibbli biss wara l-konfigurazzjoni tal-OS UART5: TTL; (Disponibbli biss wara l-konfigurazzjoni tal-OS) | ||
Format tad-Data | UART2: N81; UART4: N81/E81/O81/N82;4 modi (konfigurazzjoni tal-OS) UART5: N81/E81/O81/N82;4 modi (konfigurazzjoni tal-OS) |
Pin | Definizzjoni | I/O | Deskrizzjoni Funzjonali |
1 | 5V | I | Provvista ta 'enerġija, DC3.6-5.5V |
2 | 5V | I | |
3 | GND | GND | GND |
4 | GND | GND | |
5 | GND | GND | |
6 | AD7 | I | 5 ADCs input.Riżoluzzjoni ta '12-bit f'każ ta' provvista ta 'enerġija ta' 3.3V.Vultaġġ tad-dħul 0-3.3V.Ħlief għal AD6, id-dejta tal-bqija tintbagħat lill-qalba tal-OS permezz ta 'UART3 f'ħin reali b'rata ta' kampjunar ta '16KHz.AD1 u AD5 jistgħu jintużaw b'mod parallel, u AD3 u AD7 jistgħu jintużaw b'mod parallel, li huwa ugwali għal żewġ 32KHz kampjunar AD.AD1, AD3, AD5, AD7 jistgħu jintużaw b'mod parallel, li huwa ugwali għal 64KHz kampjunar AD;id-dejta tinġabar 1024 darba u mbagħad diviża b'64 biex tikseb valur AD ta '64Hz 16bit permezz ta' kampjunar żejjed. |
7 | AD6 | I | |
8 | AD5 | I | |
9 | AD3 | I | |
10 | AD2 | I | |
11 | 3.3 | O | Output 3.3V, tagħbija massima ta '150mA. |
12 | SPK | O | MOSFET estern biex issuq buzzer jew kelliem.Ir-reżistenza esterna ta '10K għandha tinġibed 'l isfel lejn l-art biex tiżgura li l-power-on huwa livell baxx. |
13 | SD_CD | I/O | Interface SD/SDHC, L-SD_CK jgħaqqad kapaċitatur ta '22pF ma' GND ħdejn l-interface tal-karta SD. |
14 | SD_CK | O | |
15 | SD_D3 | I/O | |
16 | SD_D2 | I/O | |
17 | SD_D1 | I/O | |
18 | SD_D0 | I/O | |
19 | PWM0 | O | 2 output PWM 16-bit.Ir-reżistenza esterna ta '10K għandha tinġibed 'l isfel lejn l-art biex tiżgura li l-power-on huwa livell baxx. Il-qalba tal-OS tista 'tiġi kkontrollata f'ħin reali permezz ta' UART3 |
20 | PWM1 | O | |
21 | P3.3 | I/O | Jekk tuża RX8130 jew SD2058 I2C RTC biex tikkonnettja maż-żewġ IOs, SCL għandu jkun imqabbad ma 'P3.2, u SDA konness ma' P3.3 b'mod parallel ma '10K resistor pull-up sa 3.3V. |
22 | P3.2 | I/O | |
23 | P3.1/EX1 | I/O | Jista 'jintuża bħala input ta' interruzzjoni esterna 1 fl-istess ħin, u jappoġġja kemm il-livell ta 'vultaġġ baxx kif ukoll il-modi ta' interruzzjoni ta 'tarf ta' wara. |
24 | P3.0/EX0 | I/O | Jista 'jintuża bħala input ta' interruzzjoni esterna 0 fl-istess ħin, u jappoġġja kemm il-livell ta 'vultaġġ baxx kif ukoll il-modi ta' interruzzjoni tat-tarf ta 'wara |
25 | P2.7 | I/O | Interfaċċja IO |
26 | P2.6 | I/O | Interfaċċja IO |
27 | P2.5 | I/O | Interfaċċja IO |
28 | P2.4 | I/O | Interfaċċja IO |
29 | P2.3 | I/O | Interfaċċja IO |
30 | P2.2 | I/O | Interfaċċja IO |
31 | P2.1 | I/O | Interfaċċja IO |
32 | P2.0 | I/O | Interfaċċja IO |
33 | P1.7 | I/O | Interfaċċja IO |
34 | P1.6 | I/O | Interfaċċja IO |
35 | P1.5 | I/O | Interfaċċja IO |
36 | P1.4 | I/O | Interfaċċja IO |
37 | P1.3 | I/O | Interfaċċja IO |
38 | P1.2 | I/O | Interfaċċja IO |
39 | P1.1 | I/O | Interfaċċja IO |
40 | P1.0 | I/O | Interfaċċja IO |
41 | UART4_TXD | O | UART4 |
42 | UART4_RXD | I | |
43 | UART5_TXD | O | UART5 |
44 | UART5_RXD | I | |
45 | P0.0 | I/O | Interfaċċja IO |
46 | P0.1 | I/O | Interfaċċja IO |
47 | CAN_TX | O | interface CAN |
48 | CAN_RX | I | |
49 | UART2_TXD | O | UART2 (port serjali UART0 tal-qalba tal-OS) |
50 | UART2_RXD | I |